外圍 SPI 協議:基本上具(jù)備與8051的内置 SPI 控制器相同的性能(néng)。該 IP 為(wèi)京微齊力 FPGA 中(zhōng) 8051 硬核 EMIF (外部存儲器接口)提供接口,且可(kě)以對主設備或從設備進行編程配置。
特性
全雙工(gōng)模式
三線(xiàn)同步傳輸
主機/從機模式
SPI 主波特率
從時鍾主模式波特率
具(jù)有(yǒu)串行時鍾可(kě)編程的極性和相位
首先傳輸數據最高有(yǒu)效位(MSB),最後傳輸數據最低有(yǒu)效位(LSB)
通過從設備片選輸出端口來控制多(duō)個從設備
内部寄存器的可(kě)編程地址空間
SPI 數據位寬可(kě)配置:8、16、32位寬度
支持 AHB 和 EMIF 接口
可(kě)編程的基址寄存器,EMIF接口地址對齊 0x20,AHB 接口地址對齊0x80
支持 AHB single no-sequence 傳輸事務(wù)